Panesia exposera à la conférence des développeurs CXL

Panesia , une startup développant des solutions de liaison pour l'infrastructure d'IA, a été la seule entreprise nationale à participer à la conférence des développeurs CXL (CXL DevCon) cette année, en présentant un framework basé sur des commutateurs CXL 3.x à haut déploiement. L'événement CXL DevCon s'est tenu à Santa Clara, en Californie, aux États-Unis, les 29 et 30 avril.

◆ CXL, la technologie d'interconnexion à haut débit qui est au cœur des centres de données de nouvelle génération

À mesure que les services d’IA à grande échelle deviennent largement utilisés, l’importance de créer une infrastructure informatique capable d’exploiter efficacement ces services augmente. Dans ce contexte, Compute Express Link (CXL), une technologie d’interconnexion à haut débit, suscite beaucoup d’attention en tant que technologie clé permettant la construction d’infrastructures informatiques efficaces de nouvelle génération.

Les principales raisons pour lesquelles CXL reçoit autant d’attention sont 1) la réduction des coûts de construction des infrastructures et 2) la minimisation des frais généraux de performance. Tout d’abord, CXL permet le pooling, qui gère différents périphériques système par type. Si un périphérique système spécifique est insuffisant, vous pouvez réduire les coûts de construction de l'infrastructure en étendant de manière sélective uniquement les pools contenant les périphériques (par exemple, le pool de mémoire, le pool GPU), minimisant ainsi le gaspillage de ressources inutile. De plus, les systèmes basés sur CXL assurent automatiquement la cohérence du cache, ce qui réduit la surcharge de performances globale du système en minimisant les opérations de gestion de l'espace mémoire et les processus de copie de données inutiles.

◆ CXL DevCon 2025

Dans cette tendance technologique, CXL DevCon 2025 a été organisé pour fournir une plate-forme permettant d'examiner le présent et l'avenir de l'écosystème CXL. CXL DevCon est un événement officiel organisé par le consortium CXL, qui définit la norme CXL, et c'est sa deuxième année. Les sociétés membres du consortium CXL qui dirigent le développement de la technologie CXL, notamment Cadence, Teledyne LeCroy et Panesia, ont participé et exposé leurs produits CXL, tandis que les experts qui dirigent le développement des normes CXL ont été invités à faire des présentations.

Panesia a attiré l'attention de diverses sociétés spécialisées dans le CXL en présentant une démonstration de vérification d'interopérabilité CXL IP (ressource de conception) au CXL DevCon 2024 l'année dernière, et a participé en tant que seul exposant national cette année, présentant son produit phare, un commutateur CXL 3.x haute puissance, et un cadre basé sur celui-ci.

Entrée de Panesia : Cadre basé sur un commutateur CXL 3.x haute puissance

Le commutateur CXL 3.x haute puissance introduit par Panesia agit comme un pont pour intégrer différents périphériques CXL dans un seul système avec une cohérence de cache garantie. En plus d'être développé sur la base de l'IP CXL à faible latence développée par Panesia, il dispose d'une structure SoC haute puissance qui peut connecter plus d'appareils à la fois, minimisant ainsi la latence en réduisant le nombre moyen de sauts dans le système.

De plus, les commutateurs de Panesia prennent en charge la commutation multi-niveaux, qui connecte plusieurs commutateurs dans plusieurs couches, et le routage basé sur les ports (PBR), qui configure de manière flexible des structures de connexion logiques et des chemins de connexion entre les périphériques en fonction du « port », qui est l'emplacement physique où chaque périphérique est monté. De plus, comme il prend en charge la connexion à tous les types de périphériques système tels que le processeur, le GPU et la mémoire, il est optimisé pour la création de systèmes à grande échelle qui répondent aux besoins des clients en connectant de nombreux périphériques système sous diverses formes et combinaisons.

Lors de cette exposition, Panesia a présenté le « CXL Composable Server », qui a été construit en connectant plusieurs nœuds de serveur CXL à l'aide de ces commutateurs CXL 3.x. Chaque nœud de serveur est équipé de CPU, de GPU et de périphériques de mémoire développés à l'aide de CXL IP, un autre produit de Panesia, et les clients peuvent ainsi créer un système sous une forme adaptée à leurs besoins en installant en plus des nœuds équipés des périphériques dont ils ont besoin en cas de besoin. Panesia a présenté des applications d'IA accélérées et des simulations scientifiques telles que Retrieval Augmented Generation (RAG) et Large Language Model (LLM) basées sur le framework, attirant beaucoup d'attention des spécialistes CXL présents à l'événement.

◆ Le vice-président de Panesia, Cho Yong-jin, présente un cas d'utilisation du commutateur CXL 3.x

Pendant ce temps, le vice-président de Panesia, Cho Yong-jin, a participé en tant qu'orateur à la session d'annonce officielle du CXL DevCon 2025. Dans cette présentation, le vice-président Cho a présenté diverses solutions qui peuvent être mises en œuvre sur la base du commutateur CXL 3.x et des cas d'accélération des applications réelles de centre de données et de calcul haute performance (HPC) les utilisant. Il a également discuté de la construction de l’écosystème CXL avec les membres clés du consortium CXL.

« Panesia était le seul à présenter et à exposer la technologie de commutation CXL 3.x », a déclaré un responsable de Panesia. « Étant donné que les commutateurs CXL 3.x constituent une nouvelle technologie pour les dirigeants du consortium CXL, ils semblaient très intéressés par l’exposition et la présentation de Panesia. » Il a poursuivi : « Nous avons eu de nombreuses discussions avec des entreprises qui développent directement des produits CXL ou qui sont très intéressées par ceux-ci, et nous espérons pouvoir construire un écosystème solide grâce à une collaboration active avec elles. »


  • Voir plus d'articles connexes